ATMEL AT91SAM7A3 数据手册 (1) 该文件介绍了一款采用ARM7TDMI处理器的嵌入式系统,具有高性能、高密度指令集和低功耗等特点,包括256KB内部高速闪存和32KB内部高速SRAM等。
ATMEL AT91RM9200 数据手册 该文件介绍了一个集成了ARM920T™ ARM® Thumb®处理器的单芯片解决方案,具有高性能和低功耗的特点。它还包括了内部存储器、外部总线接口以及各种系统外设,为增强性能提供了支持。
ATMEL AT91M42800A 英文数据手册 本文件介绍了STM32F103C8T6的特点和特性,该芯片采用ARM7TDMI® ARM® Thumb®处理器内核,具有高性能的32位RISC架构和高密度的16位指令集,是MIPS/Watt的领导者。
ATMEL Atmel PLDs’ Architectures Simplify Timing Calculation (1) 说明书 本文介绍了Atmel PLD系列产品的体系结构和时序计算方法,以及设计工程师可以使用的工具和软件包。Atmel PLD具有确定性和路径无关的延迟特性,极大地简化了时序计算。
ATMEL ATV2500 Application Example: Video Frame Grabber 说明书 该文档为ATV2500应用案例,介绍了ATV2500如何被用于集成多个控制或逻辑功能到单个可编程逻辑器件
ATMEL Migrating from the ATV2500B to the ATF2500C Family of CPLDs 说明书 Atmel宣布ATF2500C可用,这是一款40引脚或44引脚封装中最高密度的CPLD芯片。ATF2500C采用Atmel的可重编程EE技术,并与ATV2500B/BQ/BQL/BL兼容。ATF2500C将取代ATV2500B/BQ用于商业和工业级设备。
ATMEL Using the ATV2500 and ATV2500B 说明书 本文档介绍了Atmel公司开发的ATV2500和ATV2500B的可编程逻辑设备的使用方法。ATV2500和ATV2500B是目前最先进的40/44引脚的PLD芯片。它们具有高密度和全局布线,易于使用和理解。两款器件均有24个宏单元,每个宏单元有三个和门项、两个寄存器和17个积程项。每个寄存器都有独立的时钟和AR积程项。每个I/O引脚都有可编程极性控制和独立的输出使能积程项。每个寄存器都有独立的反馈路径,可以将所有寄存器埋入而不会浪费I/O引脚。通用总线可以将所有输入和反馈信号路由到所有宏单元的所有积程项。ATV2500B还具有D或T类型可配置寄存器、三种不同的时钟选项和埋入的组合节点等功能。
ATMEL Saving Power with Atmel PLDs 说明书 本文档介绍了Atmel PLD的低功耗特性,包括Atmel PLD的几种密度类别,以及Atmel PLD的输入转换检测(ITD)技术。Atmel PLD的输入转换检测技术可以显著降低功耗。
ATMEL Using a PLD as a System Controller in an I/O Bus Based System 说明书 该文档介绍了如何使用可编程逻辑器件作为基于I/O总线的系统控制器
ATMEL Using the ATV750 and ATV750B 说明书 本文档介绍了如何使用ATV750和ATV750B在ABEL和CUPL高级描述语言中的特性。ATV750和ATV750B是22V10的简单升级,提供了两倍的逻辑密度和更大的灵活性。它们具有20个寄存器和每个寄存器的独立时钟和AR乘积项。每个I/O引脚都具有可编程极性控制和独立的输出使能乘积项。每个寄存器都有独立的反馈路径,可以将所有寄存器隐藏起来,不浪费I/O引脚。对于ATV750B,寄存器还可以配置为D-型或T-型,时钟可以选择作为同步时钟引脚或时钟乘积项。
Atmel CPLD Reference Designs Prove Logic Doubling Works 说明书 这篇白皮书介绍了一种提高复杂可编程逻辑器件(CPLD)的I/O连通性和逻辑重用性的方法,该方法称为逻辑翻倍。该方法通过将逻辑电路分成两个逻辑块,并在每个逻辑块中使用不同的逻辑电路来实现。这使得CPLD可以支持更多的I/O端口,并提高逻辑电路的重用性。
ATMEL 爱特梅尔PLD 可编程逻辑器件 ATF1504AS ATF1504ASL 数据手册 该产品是一款高密度、高性能、电可擦除复杂可编程逻辑器件,特点是64个宏单元,每个宏单元有5个产品项,可扩展到每个宏单元40个,44、68、84、100引脚,最大引脚到引脚延迟为7.5ns,注册操作速度高达125MHz,增强的布线资源