MICREL SY100S834/SY100S834L ClockWorks 数据手册
SY100S834/L 是专门为低偏斜时钟生成应用而设计的低偏斜 (÷1, ÷2, ÷4) 或 (÷2, ÷4, ÷8) 时钟生成芯片。内部分频器彼此同步, 因此, 公共输出边缘都精确地对齐。该器件可以由差分或单端 ECL 或, 如果使用正电源, PECL 输入信号驱动。此外, 通过 VBB 输出, 可以将正弦源 AC 耦合至器件。如果要使用单端输入, 则应将 VBB 输出连接到 CLK 输入并通过 0.01µF 电容旁路至地。VBB 输出被设计为在单端输入条件下充当 SY100S834/L 输入的开关参考。因此, 此引脚只能源/接入高达 0.5mA 的电流。功能选择 (FSEL) 输入用于确定时钟生成芯片的功能。当 FSEL 输入为低时, SY100S834/L 作为一个除以 2、4 和 8 的时钟生成芯片。但是, 如果 FSEL 输入为高, 则它作为一个除以 1、2 和 4 的时钟生成芯片。这种后一特性将时钟频率提高两倍。公共使能 (EN) 是同步的, 以便内部分频器仅在内部时钟已经处于低电平状态时才能使能/禁用。这避免了当设备使能/禁用时在内部时钟上生成 runt 时钟脉冲的任何机会, 这可能发生在异步控制时。内部时钟的最大频率为 100MHz。
厂商: Micrel
文件类型: PDF
文件大小: 68 KB
文件校验: BE68BAF4EACE0CFC2390BA964EAAC2E2
上传时间: 2012-06-01 18:01:00
下载统计: 413
PDF链接: MICREL SY100S834/SY100S834L ClockWorks 数据手册 PDF