MICREL SY100S838/SY100S838L 数据手册

SY100S838/L是一款低偏移(÷1,÷2/3)或(÷2,÷4/6)时钟生成芯片,专为低偏移时钟生成应用而设计。内部分频器同步,因此公共输出边缘都精确对齐。该器件可以由差分或单端的ECL输入信号驱动,如果使用正电源,则可以使用PECL输入信号。此外,通过使用VBB输出,可以将正弦源交流耦合到器件中。如果要使用单端输入,则VBB输出应连接到CLK输入,并通过0.01µF电容旁路到地。VBB输出被设计为SY100S838/L在单端输入条件下的开关参考输入。因此,该引脚只能源/汲取最多0.5mA的电流。功能选择(FSEL)输入用于确定时钟生成芯片的功能。当FSEL输入为LOW时,SY100S838/L作为除2和除4/6时钟生成芯片。然而,如果FSEL输入为HIGH,它将作为除1和除2/3时钟芯片。通用使能(EN)是同步的,因此只有在内部时钟已经处于LOW状态时,内部分频器才会被启用/禁用。这避免了在异步控制时启用/禁用设备时产生一个错误的时钟脉冲。内部错误脉冲可能导致内部分频器级之间的同步丢失。


厂商: Micrel

文件类型: PDF

文件大小: 74 KB

文件校验: 0F78BCC1B42880152421BF236306B87A

上传时间: 2012-06-11 11:43:00

下载统计: 366

PDF链接: MICREL SY100S838/SY100S838L 数据手册 PDF

相关说明书